ТРИГГЕРЫ

May 7, 2010 by admin Комментировать »

Триггер представляет собой устройство, состоящее из ячейки памяти с логическими схемами управления. Схемы управления преобразуют входную информацию в ком­бинацию сигналов, под воздействием которых триггер принимает одно из двух устойчивых состояний, в каждом из которых он может находится сколь угодно долго, пока не произойдет смена информации на его входах. Более подробно триггеры описаны в [ 8 ].

x1

x2

x3

x4

Y

x1

х2

x3

x4

Y

0

0

0

0

1

0

0

0

1

1

1

0

0

0

1

1

0

0

1

1

0

1

0

0

1

0

1

0

1

1

1

1

0

0

0

1

1

0

1

0

0

0

1

0

1

0

0

1

1

0

1

0

1

0

1

1

0

1

1

0

0

1

1

0

1

0

1

1

1

0

1

1

1

0

0

1

1

1

1

0

clip_image002

Рис. 4. Условное изо­бражение элемента И-ИЛИ-НЕ и его таблица истинности

clip_image004

x0

x1

х2

х3

Y

x0

x1

x2

x3

Y

0

0

0

0

у„

1

0

,

0

У5

1

0

0

0

У,

0

1

1

0

Y8

0

1

0

0

Y,

1

1

1

0

Y7

1

1

0

0

У,

0

0

0

1

Y8

0

0

0

У,

1

0

0

I

У9


Рис. 5. Условное изображе­ние, цоколевка и таблица истинности дешифратора К134ИД6

clip_image006

x9

x10

x11.

Y

0

0

0

x1

1

0

0

x2

0

1

0

x3

1

1

0

x4

0

0

1

x5

1

0

1

x6

0

1

1

x7

1

1

1

x6


Рис. 6. Условное изобра­жение, цоколевка и таб­лица истинности мульти­плексера типа К134КП10

clip_image008

X1

x2

Y

0

0

1

0

1

0

1

0

0

1

1

1


Рис. 7. Схема устройства срав­нения кодов двух чисел и его таблица истинности

clip_image010

Вход

Выход

Примечание

R

S

Q

Q

0

0

1

1

Запрещенное

1

0

1

0

состояние

0

1

0

1

1

1

Предыдущее состояние

Рис. 8. Логическая структура (д), условное изображение (б) и таблица состояний (в) асинхронного RSтриггера на элементах И-НЕ

clip_image012

Рис. 9. Принципиальная схема RS-триггера, часто применяемого в телевизионных играх, и временная диаграмма его работы

RS-триггер. Асинхронный RS-тркггер выполнен на двух элементах И-НЕ, замкну­тых в кольцо. Логическая структура триггера и его условное обозначение показаны на рис. 8. Два устойчивых состояния обеспечиваются в результате связи выхода каждого элемента с одним из входов другого. Свободные входы служат для управления тригге­ром и называются информационными. Вход 5 – это вход установки триггера в состоя­ние логической единицы, а вход R-вход установки триггера в состояние логического нуля. Входы инверсные, т. е. для изменения состояния триггера на один из входов подается напряжение низкого уровня. Выходов у RS — триггера также два: прямой (единичный) Q и инверсный (нулевой) Q. Таблица состояний ЯЗ-трштера приведена на рис. 8, в. Следует отметить, что наличие напряжений низкого уровня на обоих входах триггера данного типа является запрещенной комбинацией, так как состояние триг­гера для этого случая после снятия сигналов будет неопределенным.

В телевизионных играх часто используется разновидность триггера, выполненного на микросхемах D1 (К136ЛАЗ) и D2 (К136ЛН1) (рис. 9). Триггер устанавливается в состояние единицы в момент совпадения сигналов xt, хг на элементе DLL В исход­ное состояние триггер возвращается импульсом, сформированным по срезу входного отрицательного импульса Х3. С прямого входа RS-триггера снимается положительный импульс требуемой длительности.

D-триггер. Характерная особенность D-триггера — наличие лишь одного информа­ционного входа D. Сигнал на выходе триггера в текущем такте повторяет значение сигнала на входе D в предыдущем и сохраняет его до следующего такта. Другими сло­вами, D-триггер задерживает на один такт информацию на входе D.

Условное обозначение комбинированного D-триггера типа Kl36TM2 приведено на рис. 10. Триггер данного типа помимо входа D имеет динамический тактовый вход С (вход синхронизации). Запись с входа D в таком триггере производится по фронту импульса синхронизации. Входы 5 и R – входы асинхронной установки D-триггера -находятся соответственно в состоянии единица и нуль. Управление по входам S и R ничем не отличается от аналогичного управления в асинхронном Я5-триггере. В теле­визионных игровых приставках D-григгер используется исключительно в счетном ре­жиме. Счетный режим обеспечивается в результате соединения О-входа с инверсным выходом триггера. При этом каждый импульс на входе синхронизации будет вызывать изменение состояния триггера, поскольку сигнал на входе D будет всегда противополо­жен сигналу на единичном выходе. Схема включения Д-трштера в счетном режиме и временная диаграмма работы приведены на рис. 11. Счетный триггер является счет­чиком с коэффициентом пересчета 2 или, что то же самое, делителем частоты на 2.

JК-триггер. JK-триггер является универсальным. Условное обозначение комбини­рованного JK-триггера на микросхеме типа К136ТВ1 приведено на рис. 12. Входы S к R – асинхронные установочные, подобные установочным входам в D-триггере (см. рис. 10). При наличии сигнала на входе синхронизации (вход C) входы J, объединенные по схеме И, играют роль»входа S, а входы К, также объединенные по схеме И, – входа R. Запись по входам J и К производится по срезу импульса синхронизации. Комбина­ция сигналов J-K-1 изменяет состояние триггера, а выходные сигналы меняют свое значение независимо от состояния выходов в предыдущий момент времени.

clip_image014

Рис. 10. Условное изображение комбинированного D-тригтера и временная диаграмма его работы

clip_image016

Рис. 11. Схема соединения D-триггера для работы в счетном режиме и его временная диаграмма

clip_image018

Рис. 12. Условное изображение и временная диагртмма работы комбинированного J АГ-триггера

clip_image020

Рис. 13. Условное изображение двоичного четырехразрядного счетчика и временная диаграмма его работы

Оставить комментарий

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты