БЫСТРОДЕЙСТВУЮЩИЙ АМПЛИТУДНЫЙ ДЕТЕКТОР CO СХЕМОЙ ПАМЯТИ И ПЕРЕУСТАНОВКОЙ

October 28, 2010 by admin Комментировать »

Electronic Design

Рис. 26.2

Детектор режима синхронизации (рис. 26.2a) обеспечивает рсгигтрацию со с гоя- ний «синхронизирован» и «не синхронизирован», причем контроль режима осуществляется даже при пропуске одного из синхроимпульсов.

Если сигнал стробирования формируется с помощью триггера (при опережении сигналом V входного контрольного сигнала R и фактической потере переднего фронта сигнала R), уровень сигнала D будет ооаваться высоким на прогяжении всего временного интервала. Это позволяег направлять на триггер синхронизир\ – Ю1ЦПЙ сигнал и формировать на его выходе сигнал высокого уровня (рпе. 26.26).

Микросхемы LH0033 и LH0063 удобны для построения амплитудных детекторов и устройств стробироваиия и запоминания данных, поскольку имеют высокое быстродействие и используют во входных каскадах полевые транзисторы с небольшими токами смешения. Быстродействующий амплитудный детектор (рис. 26.1) можно преобразовать в устройство стробирования и запоминания данных, просто сняв детекторный диод и схему переустановки. Для получения хороших показателей точности входной каскад разрешается предварительно настроить с помощью потенциометра 10 кОм. Схема характеризуется типовой величиной времени нарастания сигнала порядка 900 нс (при перепаде входного напряжения 10 R ошибка для формируемого выходного сигнала не превышаег 0,1%), а также скоростью спада 100 мкВ/мс. Следует отметить, чго время нарастания несложно снизть за счет уменьшения емкости запоминающего конденсатора.

Оставить комментарий

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты