Интегральная схема ММ57С200 представляет собой кодирую щее и декодирующее устройство, работающее в трех режимах. Кодировка схемы сочетается со знаменитыми кодирующими устройствами ММ53200 и UM3750. Как и ее предшественник ММ53200, эта новая интегральная схема может быть сконфигурирована для работы в режиме кодирующего или декодиру ющего устройства и требует небольшого количества внешних компонентов. Цоколевка этой интегральной схемы в корпусе с двухрядным расположением 20 контактов изображена на рис. П.6.1. 4
Не используемые биты, установленные в 0;
(): выбор режима работы модуля ММ57С200 (см. табл. П.6.2);
(2) : конфигурация работы выходов SL1 SL12 в режиме III (см. табл. П.6.4).
Случай |
Бит В |
Бит А |
Замечания |
№ 1 |
0 |
0 |
После включения или возврата в исходное состояние выходы SL1-SL8 декодирующего устройства находятся в состоянии 0. При получении верного кода эти выходы переключаются в 1, если соответствующие входы кодирующего передатчика не используются. При отсутствии полученного кода все выходы вновь переходят в 0 |
№ 2 |
0 |
1 |
Режим работы выходов SL1-SL8 является противоположным случаю № 1. После включения или возврата в исходное состояние выходы SL1-SL8 декодирующего устройства находятся в состоянии 1. При получении верного кода эти выходы переключаются в 1, если соответствующие входы кодирующего передатчика подключены к корпусу. При отсутствии полученного кода все выходы вновь переходят в 1 |
№3 |
1 |
0 |
Этот случай подобен случаю № 1 за исключением того, что состояние выходов блокируется после каждого приема кода. Изменить состояние выходов можно только при помощи новой передачи |
№4 |
1 |
1 |
Этот случай подобен случаю № 2 за исключением того, что состояние выходов блокируется после каждого приема кода. Изменить состояние выходов можно только при помощи новой передачи |
Программирование модулей памяти
Единственная разница между памятью передатчика и памя тью приемника заключается в бите 9 регистра 0D. Этот бит определяет режим использования модуля ММ57С200 в качестве кодирующего или декодирующего устройства. Всего должно быть запрограммировано три следующих регистра: регистр 0D, определяющий идентификацию памяти, и реги стры ОЕ и OF, определяющие 20 бит кода.
Источник: Эрве Кадино, Интересные конструкции на миниатюрных высокочастотных модулях / Э. Кадино; пер. с фр. М. А. Комаров. М.: НТ Пресс, 2007. 224 с.: ил. (В помощь радиолюбителю)
- Предыдущая запись: Барометр и термометр на ATmega8 (с печатной платой)
- Следующая запись: Простой идикатор поля на ОУ
- ЗАРЯДНОЕ УСТРОЙСТВО ДЛЯ ЛИТИЙ-НОННОГО ЭЛЕМЕНТА КОНТРОЛЛЕР ЗАРЯДНОГО УСТРОЙСТВА (0)
- УСТРОЙСТВО ЗАЩИТЫ ПК C ПОМОЩЬЮ ПАРОЛЯ (0)
- ДЕКОДЕР ВИДЕОЛИНИИ I (0)
- ДЕКОДЕР ВИДЕОЛИНИИ Il (0)
- ИНДИКАТОР УРОВНЯ СТЕРЕОСИГНАЛА НА ДВУХ МИКРОСХЕМАХ (0)
- УСТРОЙСТВО ПЕРЕДАЧИ ВИДЕОСИГНАЛА ПО КАБЕЛЮ (0)
- ПРОСТОЕ УСТРОЙСТВО ДЛЯ СОГЛАСОВАНИЯ АНТЕННЫ (0)