Управляемое реле времени (КР1006ВИ1, 561ИЕ16)

October 8, 2012 by admin Комментировать »

   На рис. 1.27 изображена электрическая схема управляемого реле времени. Она проста в повторении, не требует настройки, надежна в эксплуатации и содержит минимум деталей – всего три микросхемы КМОП. Такое схемное решение позволяет питать схему стабилизированным или нестабилизированным напряжением в пределах 8…15 В, и не беспокоиться об электрических помехах.

   Рис. 1.27

   Особенность устройства – в применении счетчика К561ИЕ16 (D3) и стабильного времязадающего генератора на КР1006ВИ1 (D2). При тактовой входной частоте генератора 1 Гц таймер позволяет программировать время задержки в широком диапазоне от 2 с до 160 мин. Для получения более длительных задержек без изменения значений элементов R4C2 необходимо включить делитель между выходом мультивибратора D2 и тактовым входом С счетчика синхроимпульсов D3.

   При поступлении на схему напряжения питания начинает заряжаться конденсатор С1 через резистор R2. Эта цепь формирует кратковременный импульс, который подается на вход R счетчика, обеспечивая его обнуление. При замыкании контактов кнопки S1 на вход логического элемента D1.1 поступает низкий логический уровень, срабатывает триггер Шмитта на элементе D1.2 и на вход сброса R счетчика D3 передается низкий потенциал. При низком потенциале на входе сброса R счетчик D3 начинает считать спады импульсов с частотой 1 Гц, которые генерируются автоколебательным мультивибратором D2. Программирование необходимой задержки выключения узла осуществляется соединением соответствующей перемычкой выхода счетчика D3 со входом логического элемента D1.3, D1.4. При указанной на схеме перемычке выдержка времени будет максимальной – 160 мин. На выходе элемента D1.3 (выв. 10) высокий логический уровень, транзисторный ключ открыт и нагрузка включена. Диод VD1 препятствует броскам обратного тока через обмотку реле, защищая транзистор.

   Микросхема К561ИЕ16- четырнадцатиразрядный асинхронный счетчик пульсаций. Счетчик имеет входной каскад, обостряющий тактовые импульсы. На входе счетчика имеются формирователь импульсов и триггер. Выходы Q счетчика получают усиленный сигнал от внутреннею буферного инвертора. Содержимое счетчика увеличивается с каждым спадом импульса на тактовом входе. Максимальная тактовая частота – 3 МГц, длительность импульса сброса должна быть более 550 не.

   После того как счетчик D3 подсчитает число синхроимпульсов, необходимое для формирования заданной задержки, на выходе устанавливается высокий потенциал, которым сбрасывается мультивибратор D2 и переустанавливается триггер Шмитта на элементе D1.3. В свою очередь это приводит к падению напряжения на базе транзистора VT1. Нагрузка отключается. Схема остается в таком состоянии до следующего воздействия низкого логического уровня на вход элемента D1.1.

   Выходной каскад схемы не оригинален. Транзисторный ключ управляет маломощным реле К1 на напряжение срабатывания 7…12 В. Напряжение на нагрузку подается через контакты реле (на схеме не показаны).

    Литература: А. П. Кашкаров, А. Л. Бутов – Радиолюбителям схемы, Москва 2008

Оставить комментарий

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты