На рис. 9.11 представлена схема подключения АЦП ADC0816/17, предусматривающая 32-канальное преобразование. Такая конфигурация возможна за счет вывода ЕС, который управляет работой мультиплексора. Когда на выводе ЕС низкий уровень сигнала, все ключи выключены, следовательно, на вход компаратора может быть подан другой сигнал. При необходимости могут применяться идополнительные каналы. Для адресации 32 каналов нужны всего пять адресных линий. Четыре младших бита поступают непосредственно на входы A-D, а также на триггер MM74C174, который используется в качестве защелки адреса для двух ИС CD4051. Выходы lQ – 3Q триггера подключены к адресным входам ИС CD4051. Выходы 4Q и 5Q формируют сигналы разрешения для каждой ИС CD4051. Сигнал с выхода 5Q после инверсии подается также на вход управления (ЕС), чтобы разрешить работу мультиплексора АЦП. (См. «National Semiconductor», Application Note 258,1994, p. 596.)
Рис. 9.11.
Источник: Ленк Д., 500 практических схем на популярных ИС: Пер. с англ. – М.: ДМК Пресс, – 44 с.: ил. (Серия «Учебник»).