На рис. 9.24 приведена схема включения АЦП ADC0816/17, позволяющая дешифрировать адресные разряды интерфейса микропроцессора Z80. Шестиразрядный цифровой компаратор используется для дешифрирования сигналов на шинах с A4 по A7 и IOREQ. С помощью двух логических схем ИЛИ-НЕ осуществляется управление входами ALE/START (Разрешение считывания адреса/Запуск) и OE (Разрешение выхода). Работа этои схемы аналогична представленной на рис. 9.23. Отличие заключается в том, что DM8131 обеспечивает более полное дешифрирование. (См. «National Semiconductor», Application Note 258, 1994, p. 608.)
Рис. 9.24.
Примечание к рис. Для улучшения совместимости с ТТЛ схемами к КМОП входам могут быть подключены подтягивающие резисторы
Источник: Ленк Д., 500 практических схем на популярных ИС: Пер. с англ. – М.: ДМК Пресс, – 44 с.: ил. (Серия «Учебник»).
- Предыдущая запись: 8-канальный мультиплексор видеосигналов для работы на кабель
- Следующая запись: Схема резервирования питания МП
- ЗАРЯДНОЕ УСТРОЙСТВО ДЛЯ НИКЕЛЬ-КАДМИЕВОГО АККУМУЛЯТОРА С РЕГУЛЯТОРОМ ТОКА И ТАЙМЕРОМ (0)
- ИНДИКАТОР УРОВНЯ ЗАРЯДА АККУМУЛЯТОРНОЙ БАТАРЕИ 12 В (0)
- ПРЕОБРАЗОВАТЕЛЬ ИНТЕРФЕЙСА RS-422 B RS-232 (0)
- УСТРОЙСТВО КОНТРОЛЯ МИКРОПРОЦЕССОРА СОГЛАСУЮЩЕЕ УСТРОЙСТВО ВВОДА ДАННЫХ И СИГНАЛОВ RTS (0)
- ИНТЕРФЕЙС RS-232 C ПИТАНИЕМ OT КОМПЬЮТЕРА (0)
- ПРЕОБРАЗОВАТЕЛЬ ГАРМОНИЧЕСКИХ СИГНАЛОВ (0)
- КВАРЦЕВЫЙ ГЕНЕРАТОР HA ПОЛЕВОМ ТРАНЗИСТОРЕ (0)