Упрощенный интерфейс с МП 8080

October 20, 2013 by admin Комментировать »

На рис. 9.21 представлена схема организации интерфейса между АЦП ADC0816/17 и классическим микропроцессором типа 8080 (INS8080 8224 8228). Приведенный пример согласования довольно прост, так как центральный процессор INS8080 имеет в режиме ввода вывода (I/O) отдельные стробы считывания (I/OR) и записи (I OW), то есть отдельную адресацию ввода/вывода. В результате в этой системе интерфейса либо совсем не требуется дешифрирование адреса, либо оно минимально. Две схемы ИЛИ-НЕ используются для управления стробами ввода вывода (I О) при помощи старшего адресного бита A7. (Микропроцессор INS8080 имеет 8-разрядныи адрес порта, что обеспечивает максимум четыре порта ввода вывода, если входы А – D подключены к адресной шине.) Триггер MM74C74

Рис. 9.21.Упрощенный интерфейс с МП 8080

Примечание к рис. Для улучшения совместимости с ТТЛ схемами к КМОП входам могут быть подключены подтягивающие резисторы (резисторы смещения).

Рис. 9.22. Интерфейс с МП 8080 с частичным дешифрированием

Примечание к рис. Дчя у чучшения сов местимости с ТТЛ cxe мами к КМОП входа м могут быть под

ключены подтягивающие резисторы.

используется в качестве делителя частоты тактовых импульсов на два (для получения тактовой частоты преобразования 1 МГц). Если частота системного тактового генератора равна или меньше 1 МГц, этоттриггер может быть исключен. Как правило, типовая программа, обеспечивающая работ> АЦП для схемы, приведенной на рис. 9.21, сначала записывает адрес канала (A7) в качестве стартового сигнала. Для установки входа компаратора в рабочее состояние на АЦП посылается второй запускающий импульс. После этого центральный процессор может выпол- нятьдругие программные сегменты до тех пор, пока его работа не будет прервана сигналом окончания преобразования (высокий уровень на линии EOC). В зависимости от структуры прерывания >правление передается программе обработки прерываний, которая считывает данные преобразователя. (См. «National Semiconductor>, Application Note 258,1994, p. 606.)

Интерфейс с МП 8080 с частичным дешифрированием

На рис. 9.22 приведена схема включения АЦП ADC0816/17 совместно с двойным дешифратором DM74LS139, образующая интерфейс 8080 с частичным дешифрированием. Одна половина дешифратора DM74LS139 использована для формирования импульсов считывания, другая – для импульсов записи. Сигналы Start (Запуск) и OE (Разрешение выхода) инвертированы для обеспечения правильной полярности импульсов. В этом варианте интерфеиса дешифрируются разряды A6

и A7, что обеспечивает большие возможности ввода вывода по сравнению со схемой, представленной на рис. 9.21. В схеме на рис. 9.22 реализована простая процедура ввода/вывода в режиме опроса. По сигналу считывания от INS8080 выход EOC (Окончание преобразования) подключается к шине данных с помощью инвертора с тремя состояниями.

Источник: Ленк Д., 500 практических схем на популярных ИС: Пер. с англ. – М.: ДМК Пресс, – 44 с.: ил. (Серия «Учебник»).

Оставить комментарий

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты