СЕКВЕНСЕР ДЛЯ ЭЛЕКТРОННОГО МУЗЫКАЛЬНОГО СИНТЕЗАТОРА

August 27, 2014 by admin Комментировать »

А. Хорохорин (СССР)

Секвенсер, или многоканальный генератор цикличной последовательности сигналов, может быть использован как составная часть электронного музыкального синтезатора или самостоятельно в качестве мультипрограммного синтезатора ритмов. Цикличная последовательность импульсов может быть использована для возбуждения фильтров и перестройки их резонансной частоты, а также для прерывания сигналов и формирования их огибающей.

Секвенсер содержит следующие узлы: терминал, регистр хранения, селектор- мультиплексер, генератор-делитель частоты, синтезатор сигналов. Формируемая последовательность импульсов представляет собой прореженную последовательность импульсов генератора, синхронизирующего работу устройства. Первые четыре узла составляют плату терминал-селектор А1 (рис. 1), синтезатор сигналов

выделен в отдельную плату А2 (рис. 3), питание узлов обеспечивается стабилизаторами, расположенными на плате АЗ (рис. 4).

Частота генератора может плавно изменяться от 22 до 500 Гц, возможные коэффициенты деления частоты 2…2*3. Число формируемых одновременно последовательностей импульсов равно 12. Число импульсов первой основной последовательности, соответствующее максимальной длине такта, равно 32; второй основной последовательности 1 —16; последовательности 1—6 могут содержать до восьми импульсов; последовательности 9—12 являются производными двух основных, из которых выведены импульсы с четными или нечетными номерами. Размер такта может принимать значения: 32, 24, 16, 12, 8. Длительность импульса любой последовательности может составлять 0,1 мс или меняться в соответствии с периодом генератора. Частота прерываемых сигналов—20…20Ί03 Гц, размах — не более 1 В. Входное сопротивление двухканального прерывателя 22 кОм. Обеспечивается синтез сигналов, соответствующих шумовым инструментам, синтез псевдослучайной последовательности.

Терминал-селектор. Принципиальная схема терминала-селектора показана на рис. 1. Основные последовательности условно разбиты на группы по восемь импульсов (восьмерки). Номера импульсов в каждой из восьмерок, которые будут входить в состав последовательности, присваиваются с помощью кнопок терминала S1— S8. Ненажатым кнопкам соответствуют пропущенные синхроимпульсы с соответствующими номерами (паузы). Нажатие на кнопку сопровождается переходом связанного с ней триггера RS из исходного состояния в инверсное. Уровень напряжения на прямом выходе триггера меняется на высокий (контакт 3D1.1 для S1). После того как сделан выбор номеров импульсов внутри восьмерки, на выходе триггеров терминала (D1 — D4) будет сформирован параллельный восьмиразрядный код, в котором напряжению высокого уровня соответствует нажимавшаяся кнопка и напряжению низкого уровня — кнопка, которую не нажимали. В терминале использованы двухконтактные кнопки. Триггеры RS на D1 — D4 несут дополнительную функцию подавления дребезга контактов кнопок. Триггер RS перейдет в инверсное состояние при первом прикосновении подвижного контакта кнопки к неподвижному. Самопроизвольный возврат подвижного контакта кнопки в исходное или промежуточное состояние не изменяет положение триггера. Данные о положении триггеров RS терминала переписываются в регистр хранения с помощью кнопок S12—S16. Запись и хранение параллельного хода терминала осуществляются с помощью триггеров типа D (D7—D16).

Содержание первой восьмерки первой последовательности переписывается в триггеры D9, D10; второй — Dll, D12; третьей—D13, D14; четвертой—D15, D16. Программирование состава восьмерок можно вести в любой последовательности, при необходимости нажимая на кнопку S9 установки триггеров терминала в исходное состояние. Напомним, что перепись уровня входа D триггера микросхемы К155ТМ5 на выход происходит по положительному фронту сигнала синхронизации, поступающему на вход синхронизации С. Сквозной перенос уровня входа D на выход триггера возможен также при напряжении высокого уровня на входе С. Входы С триггеров регистра хранения соединены с соответствующими кнопками записи S12—S16 через инверторы D5, D6.

Триггеры RS терминала и D7, D8 хранят содержание восьмерок второй последовательности. Такая структура секвенсера позволяет оперативно вмешиваться в любую формируемую последовательность даже в процессе ее считывания, т. е. можно менять содержание 2…3 восьмерки, когда считывается первая, 1…3— когда считывается четвертая и т. д.

Преобразование параллельного кода в последовательный осуществляется с помощью селекторов-мультиплексеров (D17—D22). Информационные входы се- лекторов-мультиплексеров связаны с триггерами регистра хранения, управляющие (10, 9, 8)—с делителем частоты на счетчиках D25, D26. Микросхема К155КП5 осуществляет коммутацию восьми направлений на одно, очередность переключения определяется трехразрядным кодом, поступающим на у11равляющие входы. Время, в течение которого информационный вход связан с выходом, равно периоду импульсов запуска делителя частоты. Входы селекторов-мультиплексеров опрашиваются последовательно. Диаграмма работы селектора-мультиплексера приведена на рис. 2, где 1…6—диаграммы для размера такта 24; 7—импульсы генератора псевдослучайной последовательности (ПСП); 8— импульсы, управляющие по эмиттеру VT1; 9— выходной сигнал с коллектора транзистора VT2 фильтра F5 (штриховой линией обозначена область возможных значений сигнала). При нажатых кнопках терминала SI, S2, S4, S6, S7 напряжение высокого уровня на выходе селектора-мультиплексера (D29 или D30) будет наблюдаться в течение периодов импульса запуска счетчика-делителя с одноименными номерами. Инвертирование и стробирование выходного напряжения селекторов-мультиплексеров

импульсами запуска делителя частоты дает прореженную последовательность этих импульсов. Выходы четырех микросхем D19—D22 связаны с входами микросхемы D30, осуществляющей коммутацию четырех направлений на одно, так как управляющий вход 8 этой микросхемы подключен к общему проводу. Инвертирование и стробирование выходного напряжения этой микросхемы дает первую основную последовательность.

Вторая основная последовательность получается на выходе 29.1, коммутирующем два направления на одно. Коммутацией направлений управляет старший разряд счетчика D26, поэтому импульсы второй последовательности идут вдвое реже, чем первой.

Генератор собран на микросхеме D24. Период следования регулируется резистором R3 «темп», длительность импульсов — конденсатором С1. Конденсатор О и резистор R1 дифференцируют импульсы инверсного выхода генератора, формируя импульсы запуска унивибратора, входящего в состав микросхемы.

Размер цикла первой и второй последовательностей переключается с помощью переключателя S17, который связывает входы установки в ноль счетчика на D25, D26 с выходами дешифратора D27.

Дешифратор связан с тремя старшими разрядами счетчика D26, поэтому длительность импульса отрицательной полярности на выходной шине дешифратора в 4 раза длиннее периода следования импульсов на выходе D25 (контакт 11). Установка счетчика в ноль при такте 24 будет иметь место, если подвижный контакт переключателя S17 связан с шестой шиной дешифратора, при размере 16— с четвертой.

Синтезатор сигналов. Принципиальная схема синтезатора сигналов представлена на рис. 3. Он состоит из формирователей импульсов запуска фильтров на микросхемах D1 — D5, резонансных фильтров F1—F5 одновибраторов D6, усилителя переменного тока D7. Формирователи на D1 и D2 выделяют четные и нечетные импульсы из основных секвенций. Результирующие последовательности на выходе D2— итог сравнения основных секвенций с меандром счетчика-делителя частоты, определяющего темп секвенций. Микросхемы D3 и D4 выделяют из основных секвенций каждый четвертый импульс. Первая половина D3(D4) сравнивает второй и третий разряды счетчика-делителя частоты, вторая половина D3 (D4) осуществляет операцию И по напряжению низкого уровня. Микросхема D5 осуществляет стробирование секвенций импульсами генератора секвенсора, нормируя, таким образом, ширину импульса управления резонансными фильтрами. Одновибраторы на микросхеме D6 осуществляют задержку импульса запуска фильтра F2 относительно момента запуска F1, чтобы избежать сложения сигналов F1 и F2, с помощью резистора R2 устанавливается задержка одновибратора на D6.1, равная 5…7 периодам сигнала F1. Запуск одновибраторов на D6.1 и D6.2 происходит по отрицательному фронту импульсов запуска. Чтобы исключить прохождение импульса, управляющего фильтром, в сигнал F2 с помощью резистора R4 устанавливается задержка одновибратора на D6.2, равная 0,1…0,5 периода этого сигнала.

Фильтры FI — F4 собраны по схеме усилителя с Т-мостом в обратной связи. Реакцией фильтра на управляющий импульс длительностью, меньшей половины периода резонансной частоты, является переходная характеристика фильтра, представляющая собой синусоидальный сигнал с амплитудой, убывающей экспоненциально. Такой сигнал отождествляется на слух с одним из шумовых инструментов: гонг, там-там, барабан. Частота сигнала совпадает с резонансной частотой фильтра. Перестройка фильтра по частоте осуществляется с помощью резистора R6, по амплитуде — R1. Области резонансных частот фильтров перекрываются; с помощью резистора R7 устанавливается верхняя резонансная частота фильтра.

Связь фильтров с источниками импульсов запуска показана условно. Фильтрами может управлять любой негармонический сигнал, т. е. меандр, широтно- модулированный сигнал, аналоговый сигнал (переходная характеристика фильтра в этих случаях будет иной).

Выключить фильтр можно двумя способами: уменьшив до нуля амплитуду импульсов запуска с помощью резистора R1 или нажав кнопку S1 «Выкл.» Второй способ более удобный, так как позволяет включить имитатор на заранее установленной громкости. В качестве активного элемента фильтра выбран мало- шумящий усилитель с внутренней коррекцией (микросхема К574УД1А).

Резонансный фильтр F5 содержит колебательный контур L1C2; ключ тока на транзисторе VT2; ключ напряжения на микросхеме D3; генератор псевдослучайной последовательности на D6—Oil; триггер на Dl.l, D1.2 включения- отключения фильтра; широтно-импульсный модулятор на D4 и D5.

Резонансная частота контура L1C2—4 кГц. Заряд конденсатора С2 осуществляется коллекторным током транзистора VT1, перезаряд — через индуктивность L1. Энергии, запасаемой конденсатором С2 во время заряда, хватает на 7…10 периодов перезаряда. В качестве индуктивности L1 можно использовать обмотку реле РЭС-55А (паспорт РС4, 569.604П2) или реле РЭС-55А (паспорт РС4.569. 603.П2).

Фильтр F5 при возбуждении импульсом длительностью 0,1…0,5 периода собственных колебаний контура так же, как и фильтры F1— F4, формирует синусоидальный сигнал, амплитуда которого уменьшается по экспоненте.

Фильтр F5 предназначен для формирования серии таких сигналов. Длительность серии определяется положением переключателя S3 «длительность». Последовательность сигналов внутри серии псевдослучайная. Минимальный интервал между сигналами внутри серии равен периоду генератора на D6(0,25 с). Базовое смещение транзистора VT1 термостабилизировано диодом VD1; смещение на эмиттер VT1 подается с делителя R6—R8. Открывается транзистор ЖТ1 при одновременном поступлении импульсов запуска на базу (положительной полярности) и эмиттер (отрицательной полярности). Импульсы на эмиттер транзистора VT1 поступают через вентиль 2И-НЕ с открытым коллектором (D3), Если вентиль закрыт и импульсы на базе транзистора VT1 отсутствуют, то напряжение на конденсаторе СЗ определяется соотношением плеч делителя R6— R8; если управление со стороны базы транзистора VT1 есть, то это напряжение несколько выше вследствие подзаряда СЗ коллекторным током транзистора VT2. Этот эффект можно уменьшить, увеличив сопротивление резистора R1. Когда ключ напряжения D3 открывается, конденсатор СЗ разряжается с постоянной времени 2ji*R5*C3, потенциал эмиттера транзистора VT1 снижается и создается возможность заряда конденсатора С2 коллекторным током этого транзистора. Коллекторный ток транзистора VT1 протекает через конденсатор С2 только на время длительности импульса псевдослучайной последовательности. По окончании импульса после-

довательности конденсатор С2 и индуктивность L1 начинают попеременно обмениваться энергией до полного ее рассеяния. После возврата ключа напряжения D3 в исходное состояние конденсатор СЗ начинает заряжаться по цепи: -f-5 В—R6, R7—СЗ— общий провод. Постоянные времени заряда и разряда конденсатора СЗ определяют атаку и затухание результирующей последовательности сигналов на коллекторе транзистора VT1.

Ширина импульса управления со стороны эмиттера транзистора VT1 определяется частотой запуска счетчика D4 и номером шины дешифратора D5, выбираемой переключателем S3. До прихода импульса запуска фильтра F5 отрицательной полярности счетчик находится в исходном состоянии (логический символ 0000 на выходе счетчика). Исходное состояние удерживается высоким уровнем напряжения на входе Ro счетчика (контакты 2 и 3). Уровень напряжения на входе 2D2.1 — высокий, так как не выбрана ни одна из шин дешифратора D5; на входе 4D2.1, связанном с триггером RS (D1 контакт 10), будет низкий уровень. При поступлении импульса запуска с D5 триггер на D1.3, D1.4 переходит в инверсное состояние. Импульсом, поступающим на счетный вход, счетчик D4 выводится из исходного состояния; далее счетчик считает до числа, установленного переключателем S3. Если, например, S3 установлен в положение 6, то на седьмой синхроимпульс на выходе счетчика сформируется код ОШ, в соответствии с этим кодом будет выбрана шина 7 дешифратора.

Импульс отрицательной полярности с этой шины через S3 и D2.1 будет передан на вход установки счетчика в 0 и триггера RS на D1.3, D1.4 в исходное состояние. Ключ напряжения D3 закроется, транзистор VT1 начнет закрываться. Длительность импульса, управляющего ключом напряжения D3, будет равна шести периодам импульса запуска счетчика D4. В рассматриваемой схеме номер выбираемой шины дешифратора на единицу больше числа периодов синхроимпульсов, определяющих время управления VT1 со стороны эмиттера.

Генератор ПСП состоит из генератора на микросхеме D6, сдвигового регистра на D8—D11, сумматора по модулю 2 на D7. Период генератора ПСП равен минимальному интервалу между импульсами последовательности. Длительность импульса генератора ПСП устанавливается 0,1…0,5 периода сигнала F5 с помощью резистора R11. Входы параллельной записи сдвигового регистра не используются и не заземляются. Шестнадцатиразрядный код регистра после включения питания носит случайный характер, вероятность равенства напряжения всех разрядов низкому или высокому уровню мала, поэтому 3-й и 4-й разряды D11 неодинаковы либо сразу после включения питания, либо спустя несколько периодов работы генератора, когда высокий (низкий) уровень напряжения какого-нибудь старшего разряда регистра не станет содержимым младшего разряда.

Работу генератора ПСП легко проследить на примере последовательности, формирующейся при условии, когда в исходном состоянии 3-й разряд Dll- напряжение высокого уровня. До поступления тактирующих импульсов генератора D6 сумма содержимого 3-го и 4-го разрядов D11 — 1, по окончании первого импульса единица регистра перемещается из 3-го в 4-й разряд D11 и с выхода D7 (контакт 3) записывается в 1-й разряд D8; сумма по модулю 2 по-прежнему 1. По окончании второго импульса единица 1-го разряда D8 переписывается во 2-й разряд D8; сумма, равная 1, переписывается в 1-й разряд D8. На третий импульс сумма по модулю 2 становится равной 0 и сохраняет это значение еще 12 тактов генератора D6. В течение 3…14 тактов пара единиц в регистре перемещается сверху вниз; на 15-й импульс 3-й разряд D11—снова напряжения высокого уровня, сумма становится равной 1, так начинается второй цикл последовательности длительностью в 15 периодов генератора D6; «хвост» этого цикла содержит уже 12 нулей. Убывающая волна нулей наблюдается на протяжении 13 циклов. Цикл 14 заканчивается единицей, цикл 15 содержит только единицы, 16-й — только нули. В цикле 17 сдвиговый регистр возвращается в исходное состояние (на 255-й импульс генератора D6).

Насыщенность генератора ПСП единицами (контрастность) зависит от исходного состояния регистра.

Стабилизаторы. Принципиальная схема стабилизатора показана на рис. 4. Устройство содержит три стабилизатора: + 12 В, 0,5 А,—12 В, 0,5 А; +5 В, 1 А.

Стабилизаторы + 12 В, 0,5 А и — 12 В, 0,5 А собраны по разным схемам, с тем чтобы обеспечить одинаковое для обоих стабилизаторов сопротивление общего провода.

Стабилизатор +12 В, 0,5 А содержит мост VD1, компаратор на микросхеме D1, регулирующий транзистор VT3, источник опорного напряжения на транзисторе VT4 и стабилитроне VD5.

Рис. 4

Регулирующий транзистор VT3 и нагрузка стабилизатора включены в диагональ моста VD1. Напряжение моста делится между нагрузкой и регулирующим транзистором VT3 в соответствии с сигналом рассогласования опорного напряжения на VD5 и половины напряжения нагрузки. Рассогласование между опорным напряжением и выходным измеряется и усиливается компаратором D1. Тран-

зисторы VT2 и VT3 образуют неинвертирующий усилитель мощности сигнала рассогласования D1. Транзистор VT4 включен по схеме генератора стабильного тока. Напряжение затвор — исток, исток — подложка равны 0. Напряжение сток— исток 6 В соответствует стабильному току 10 мА. Стабилитрон VD5 — двуханодный, т. е. представляет собой встречное включение двух стабилитронов. Стабилитроны такой структуры обладают повышенной температурной стабильностью напряжения стабилизации.

Корректирующая цепь C2R3 уменьшает склонность стабилизатора к генерации. Уровень генерации сравним с шумами стабилизатора (0,1 мВ при токе нагрузки 0,5 А).

Делитель R6, R7, компаратор D1 и усилитель на транзисторах VT2, VT3 составляют кольцо отрицательной обратной связи (ООС).

Скачок напряжения в узле делителя R6, R7, связанный с изменением сопротивления нагрузки стабилизатора или напряжения моста VD1, значительно выше, чем скачок напряжения стабилитрона VD5, вызываемый той же причиной. Узел делителя на резисторах R6, R7 связан с инвертирующим входом D1, поэтому знаки сигнала рассогласования на выходе D1 и узла делителя противоположны, т. е. увеличение напряжения стабилизатора вызывает уменьшение напряжения стабилизатора, и наоборот.

В режиме стабилизации:

где иоп — опорное напряжение; UR7— напряжение узла делителя; UCT — напряжение стабилизатора.

Так как R6 = R7, то выходное напряжение стабилизатора равно 2Uon.

Подбор напряжения стабилизатора до требуемого значения можно вести изменением сопротивления резистора R6 или R7 или разворотом стабилитрона VD5 (стабилитроны, входящие в VD5, отличаются напряжением стабилизации). Коэффициент стабилизации зависит от тока нагрузки, для уменьшения шума стабилизатора эффективнее наращивать емкость конденсатора С1, а не СЗ. Транзистор VT3 должен отводить мощность 3 Вт. Питание D1 осуществляется от моста VD1. Если вывод 8 D1 соединить с выходом стабилизатора +12 В, то схема приобретает дополнительное свойство — защиту от короткого замыкания. Но при этом для стабилизатора необходима пусковая кнопка, связывающая мост VD1 и +12 В через резистор сопротивлением 680 Ом. Транзистор VT4 можно заменить резистором сопротивлением 620 Ом, но при этом падает коэффициент стабилизации. Возможна замена D1 на К140УД7— номера выводов этой микросхемы сдвинуты на единицу по отношению к К140УД8 или К574УД1.

Схема стабилизатора —12 В построена по тому же принципу, что и схема стабилизатора + 12 В. Разница лишь в том, что стабилизатор —12 В комплектуется регулирующим транзистором п-р-п-типа.

Стабилизатор напряжения +5 В является зависимым, так как источником напряжения питания компаратора D1 служат стабилизаторы ±12 В. Как и в схемах стаблилизаторов ±12 В, нагрузка и регулирующий транзистор VT3 включены последовательно в диагональ моста.

В состав стабилизатора входит компаратор D1, повторитель на транзисторе

VT1, неинветирующий повторитель на транзисторах VT2, VT3 и мост VD4— VD7. Сигнал рассогласования измеряется между узлом делителя Rl, R2, R3 по отношению к рбщему проводу. В режиме стабилизации напряжение узла равно 0. Выходное напряжение стабилизатора равно падению напряжения на резисторе R3, создаваемом током делителя;Ток делителя устанавливается с

помощью резистора R2.

Конструкция секвенсера. Все детали секвенсера, за исключением трансформатора Т1, расположены на печатных платах. Платы со стороны монтажа терминала- селектора и стабилизаторов показаны соответственно на рис. 5 и 6. Связь между платами показана на рис. 7. Расположение коммутирующих и регулирующих элементов непосредственно на плате повышает помехоустойчивость и приводит к определенной автономности плат.

Трансформатор Т1 намотан на магнитопроводе ОЛ 50X80. Число витков обмотки 1,2—1750 (провод МГШВ — 0,35), обмотки 3,4—04 (провод ПЭВ-2 1,0); обмоток 5,6 и 7,8—103 (провод ПЭВ-2 0,25).

Порядок работы с устройством зарисит от выполняемой им задачи. При формировании секвенций нагрузку секвенсора (фильтры, преобразователи) необходимо подключить к разъему Х8 (рис. 7). После включения питания надо нажать кнопку S10 «Стоп» платы А1, далее нажатием кнопок S1—S9, S12—S16 платы А1

программируют состав секвенций. Считывание секвенций можно произвести, нажав кнопку S11 «Старт». Размер такта секвенций меняют переключателем S17, темп — резистором R3 (плата А1).

При синтезе секвенсер подключают к акустической системе через согласующий суммирующий усилитель с входным сопротивлением более 620 ОМ (разъемы ХЗ, Х6 платы А2). Далее программируют состав секвенций, включают фильтры F1—F5 (плата А2), устанавливают необходимые резонансные частоты фильтров и уровень громкости имитаторов.

При прерывании сигнала ЭМИ необходимо задать содержание основных секвенций. Требования подключаемому согласующему усилителю те же, что и при синтезе сигналов шумовых инструментов.

Правильно собранный секвенсер практически не нуждается в наладке. Проверку и подготовку к первому включению следует начать с трансформатора Т1 и платы стабилизаторов (АЗ). Измеряются напряжение холостого хода вторичных обмоток Т1 (8 В для обмотки 3,4 и 13 В для обмоток 5,6 и 7,8). Стабилизатор + 12 В ( — 12 В) перед замером напряжения желательно разгрузить. Если не удается установить напряжение +12 В ( — 12 В) при разворотом стабилитрона, ни подбором резистора R7, то для выяснения причины разрегулирования необходимо измерить напряжение стабилитрона VD5 (6,2 В), моста VD1 (18,2 В), выходное напряжение микросхемы D1 (6 В). Следует попробовать зашунтировать транзистор VT4 резистором сопротивлением 620 Ом, так как его пробой может быть эквивалентен «разрыву» или закоротить транзистор VT3 (возможен его пробой на короткое замыкание).

Установку напряжения +5 В производят подбором сопротивления резистора R3. При разрегулировании стабилизатора +5 В необходимо измерить напряжение моста VD4—VD7 (+11,2 В) и выходного напряжения микросхемы D (0 В). Измерить шум стабизаторов можно с помощью осциллографа С1-92.

Перед включением терминала-селектора (плата А1) необходимо убедиться в отсутствии короткого замыкания шины +5 В с общим проводом. После установки платы необходимо, нажав кнопки S9 и S10, убедиться в установке триггеров RS терминала в исходное состояние. С помощью кнопок S12—SI6 это состояние можно переписать в триггеры D7—D16, на выходе микросхем D17—D22 должно наблюдаться непрерываемое напряжение высокого уровня. Следует также проверить диапазон частот генератора на D24 и деление частоты счетчиком на D25 и D26 при различных положениях переключателя D17. Завершают контроль платы А1 программированием секвенций и их визуальным контролем на выходах D29 и D30. Ввод номеров импульсов первой последовательности не должен нарушать структуру другой. Если такой факт обнаруживается, необходимо ввести емкостные фильтры питания микросхем (0,022…0,1 мкФ) и улучшить проводимость печатных дорожек общего провода.

Плата синтезатора сигналов (А2) контролируется после проверки АЗ и А1. Контролю подлежат секвенции на выходе D1—D5 на соответствие с заданным алгоритмом, резонансные частоты фильтров F1—F5, степень пролезания управляющих импульсов в сигнал, формируемый F1—F5, остаточная генерация FI—F5 (генерация в отсутствие управляющего сигнала). При контроле фильтров F1—F5 необходимо следить за тем, чтобы период темпа секвенции, управляющей фильтром, был по меньшей мере на порядок шире сигнала фильтра. Контролю подлежит также регулирование длительности импульса управления транзистора VT1 (F5) при изменении положения переключателя S3(F5). Остаточную генерацию фильтра F5 при отсутствии импульсов управления со стороны эмиттера транзистора VT5 можно исключить, уменьшив амплитуду импульсов управления по базе этого транзистора.

Источник: Конструкции советских и чехословацких радиолюбителей: Сб. статей/Состав.: А. В. Гороховский, В. В. Фролов— Кн. 4.— М.: Радио и связь, 1991.— 208 с.: ил.— (Массовая радиобиблиотека. Вып. 1169).

Оставить комментарий

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты