Архив рубрики ‘АЦП’

Восьмиразрядный АЦП с внутренним 16-канальным мультиплексором

October 25, 2013

На рис. 9.3 показан АЦП ADC0816/17 с внутренним 16-канальным мультиплексором (коммутатором), разработанный для применения в системах сбораданных. В табл. 9.2 представлены коды выбора канала мультиплексора, а на рис. 9.4 – временные диаграммы работы АЦП. В дополнение к стандартному восьмиразрядному АЦП последовательных приближений ИС этого типа содержат также 16-канальный аналоговый мультиплексор (см. главу 2) с четырехразрядным адресным входом и регистром для запоминания адреса. Таким образом, данная микросхема содержит основные элементы, необходимые для создания системы сбора данных, обладающей восьмиразрядной точностью и средней производительностью.

» Читать запись: Восьмиразрядный АЦП с внутренним 16-канальным мультиплексором

Интерфейс с МП Z80 с дешифрированием

October 23, 2013

На рис. 9.24 приведена схема включения АЦП ADC0816/17, позволяющая дешифрировать адресные разряды интерфейса микропроцессора Z80. Шестиразрядный цифровой компаратор используется для дешифрирования сигналов на шинах с A4 по A7 и IOREQ. С помощью двух логических схем ИЛИ-НЕ осуществляется управление входами ALE/START (Разрешение считывания адреса/Запуск) и OE (Разрешение выхода). Работа этои схемы аналогична представленной на рис. 9.23. Отличие заключается в том, что DM8131 обеспечивает более полное дешифрирование. (См. «National Semiconductor», Application Note 258, 1994, p. 608.)

» Читать запись: Интерфейс с МП Z80 с дешифрированием

Использование буферизованного опорного напряжения в качестве питающего

October 23, 2013

На рис. 9.8 представлена схема АЦП ADC0816/17 с буферизованным опорным напряжением. Использование буферного усилителя (буферизация) на выходе источника опорного напряжения обеспечивает более высокие выходные токи, чем в схеме, рассмотренной на рис. 9.7, и исключает член 1р из уравнения для определения величины сопротивления R. (См. «National Semiconductor», Application Note 258, 1994, p. 594.)

» Читать запись: Использование буферизованного опорного напряжения в качестве питающего

Упрощенный интерфейс с МП 8080

October 20, 2013

На рис. 9.21 представлена схема организации интерфейса между АЦП ADC0816/17 и классическим микропроцессором типа 8080 (INS8080 8224 8228). Приведенный пример согласования довольно прост, так как центральный процессор INS8080 имеет в режиме ввода вывода (I/O) отдельные стробы считывания (I/OR) и записи (I OW), то есть отдельную адресацию ввода/вывода. В результате в этой системе интерфейса либо совсем не требуется дешифрирование адреса, либо оно минимально. Две схемы ИЛИ-НЕ используются для управления стробами ввода вывода (I О) при помощи старшего адресного бита A7. (Микропроцессор INS8080 имеет 8-разрядныи адрес порта, что обеспечивает максимум четыре порта ввода вывода, если входы А – D подключены к адресной шине.) Триггер MM74C74

» Читать запись: Упрощенный интерфейс с МП 8080

Организация интерфейса АЦП/МП

October 9, 2013

На рис. 9.19 и 9.20 приведены рабочие алгоритмы интерфейса АЦП/МП для режима управления прерываниями и режима ввода/вывода. Каждый из этих алгоритмов

» Читать запись: Организация интерфейса АЦП/МП

Аналого-цифровое преобразование абсолютных величин

September 28, 2013

На рис. 9.6 представлена схема включения ИС ADC0816/17, которая используется для аналого-цифрового преобразования абсолютных величин сигналов. В этом случае значения выходных сигналов датчика не связаны с другими напряжениями и, в отличие от датчика относительных величин, важно именно абсолютное значение выходного сигнала. Поэтому источник опорного напряжения должен иметь достаточнуюточностьдля правильного определения абсолютной величины выходного сигнала датчика. Прецизионное регулируемое опорное напряжение обеспечивается интегральной микросхемой LM336-5,0 совместно с дополнительными элементами. Здесь могут быть использованы датчики относительных величин. Однако следует четко понимать, что точность преобразования абсолютных величин определяется прежде всего точностью применяемого источника опорного напряжения. В случае преобразования относительных величин (см. рис. 9.5) точность определяется характеристиками самого датчика. (См. «National Semiconductor», Application Note 259, 1994, p. 594.)

» Читать запись: Аналого-цифровое преобразование абсолютных величин

Дифференциальный 16-канальный АЦП

September 27, 2013

На рис. 9.13 представлена схема подключения АЦП ADC0816/17, обеспечивающая работу АЦП с шестнадцатьюдифференциальными входами. Изменена адресация CD4051, а междувыходами мультиплексора и входом компараторадобавлендифференци- альный усилитель. Модифицированалогическая схема управления выборкой ИС CD4051; при этом реализуется аналоговое вычитание сигналов на соответствующих дифференциальных входах. Такая схема позволяет использовать только одно преобразование АЦП для каждого дифференциального входа. Выходы трех мультиплексоров подключены к дифференциальному усилителю, который составлен из двух инвертирующих усилителей, имеющих возможность подстройки усиления и входного смещения. Применение конфигурации сдвоенного ОУ, составленного из инвертирующих усилителей, позволяет значительно упростить процедуру подстройки и предъявляет менее строгие требования к подбору сопротивлений обратной связи по сравнению с использованием одного ОУ. Передаточная функция для показанного на схеме сдвоенного ОУ имеет вид:

» Читать запись: Дифференциальный 16-канальный АЦП

Схемы буферизации для АЦП

September 26, 2013

На рис. 9.14 и 9.15 приведены две стандартные схемы буферизации (промежуточного согласования диапазонов сигналов и импедансов) для АЦП. Возможны три основных диапазона уровней входного сигнала:

» Читать запись: Схемы буферизации для АЦП

Простой 32-канальный АЦП

September 26, 2013

На рис. 9.11 представлена схема подключения АЦП ADC0816/17, предусматривающая 32-канальное преобразование. Такая конфигурация возможна за счет вывода ЕС, который управляет работой мультиплексора. Когда на выводе ЕС низкий уровень сигнала, все ключи выключены, следовательно, на вход компаратора может быть подан другой сигнал. При необходимости могут применяться идополнительные каналы. Для адресации 32 каналов нужны всего пять адресных линий. Четыре младших бита поступают непосредственно на входы A-D, а также на триггер MM74C174, который используется в качестве защелки адреса для двух ИС CD4051. Выходы lQ – 3Q триггера подключены к адресным входам ИС CD4051. Выходы 4Q и 5Q формируют сигналы разрешения для каждой ИС CD4051. Сигнал с выхода 5Q после инверсии подается также на вход управления (ЕС), чтобы разрешить работу мультиплексора АЦП. (См. «National Semiconductor», Application Note 258,1994, p. 596.)

» Читать запись: Простой 32-канальный АЦП

АЦП с выборкой и хранением

September 18, 2013

На рис. 9.17 и 9.18 приведены схемы включения АЦП ADC0816/0817, реализующие функцию выборки и хранения (эта операция – единственная из основных для системы сбора данных, которая не включена в набор функций АЦП указанного типа). При большой скорости смены входных сигналов применяется быстрый захват сигнала и его удержание (хранение), пока АЦП не преобразует его в цифровую форму. Эти операции можно осуществить введением устройства выборки и хранения между выходом мультиплексора и входом компаратора. В простейшем виде выход мультиплексора соединяется с входом компаратора и с конденсатором, подключенным к «земле». Вывод расширения управления в этом варианте используется как вход управления выборкой. Когда на выводе EXPAND высокий уровень сигнала, один из ключей включен и напряжение на конденсаторе соответствует входному Когда же на этом выводе низкий уровень сигнала, все ключевые элементы выключены, а на конденсаторе сохраняется прежнее значение

» Читать запись: АЦП с выборкой и хранением

микросхемы мощности Устройство импульсов питания пример приемника провода витков генератора выходе напряжение напряжения нагрузки радоэлектроника работы сигнал сигнала сигналов управления сопротивление усилитель усилителя усиления устройства схема теория транзистора транзисторов частоты